МЕНЮ


Фестивали и конкурсы
Семинары
Издания
О МОДНТ
Приглашения
Поздравляем

НАУЧНЫЕ РАБОТЫ


  • Инновационный менеджмент
  • Инвестиции
  • ИГП
  • Земельное право
  • Журналистика
  • Жилищное право
  • Радиоэлектроника
  • Психология
  • Программирование и комп-ры
  • Предпринимательство
  • Право
  • Политология
  • Полиграфия
  • Педагогика
  • Оккультизм и уфология
  • Начертательная геометрия
  • Бухучет управленчучет
  • Биология
  • Бизнес-план
  • Безопасность жизнедеятельности
  • Банковское дело
  • АХД экпред финансы предприятий
  • Аудит
  • Ветеринария
  • Валютные отношения
  • Бухгалтерский учет и аудит
  • Ботаника и сельское хозяйство
  • Биржевое дело
  • Банковское дело
  • Астрономия
  • Архитектура
  • Арбитражный процесс
  • Безопасность жизнедеятельности
  • Административное право
  • Авиация и космонавтика
  • Кулинария
  • Наука и техника
  • Криминология
  • Криминалистика
  • Косметология
  • Коммуникации и связь
  • Кибернетика
  • Исторические личности
  • Информатика
  • Инвестиции
  • по Зоология
  • Журналистика
  • Карта сайта
  • AVR микроконтроллер AT90S2333 фирмы Atmel

    понижен при помощи следующей техники:

    1. Аналоговая часть процессора и все аналоговые компоненты устройства

    должны иметь отдельно разведенную на печатной плате землю. Аналоговая земля

    должна соединяться с цифровой только в одной точке печатной платы.

    2. Путь прохождения аналогового сигнала должен быть коротким насколько

    можно. Старайтесь отделять аналоговые дорожки от цифровых аналоговой землей

    и проводить их как можно дальше от высокоскоростных цифровых сигналов.

    3. Вывод AVcc должен подключаться к источнику Vcc через RC цепочку, как

    показано на рисунке:

    4. Для уменьшения шума наводимого процессором используйте функцию

    подавления шума.

    5. Если какие-то выводы порта С используются для вывода цифровых сигналов,

    они не должны переключаться во время преобразования.

    ХАРАКТЕРИСТИКИ АЦП (T=-40...+85 град.)

    Разрешение 10 бит

    Интегральная нелинейность (Vref>2V), 0.2(тип),0.5(макс) ед.мл.разр.

    Дифференц. нелинейность (Vref>2V), 0.2(тип),0.5(макс) ед.мл.разр.

    Ошибка нуля (смещение) 1(тип) ед.мл.разр.

    Время преобразования 65...260 мкС

    Тактовая частота 50...200 кГц

    Напряжение AVcc Vcc+-0.3В (не больше 6В)

    Опорное напряжение Agnd...AVcc

    Вх.сопр. по вх. опорн. напр. 6..10(тип)..13 кОм

    Вх сопр. аналог. входа 100 (тип) МОм

    ПОРТЫ ВВОДА/ВЫВОДА

    Порт B

    Порт B 6-разрядный двунаправленный порт ввода/вывода.

    Для обслуживания порта отведено три регистра: регистр данных PORTB (18h,

    38h), регистр направления данных - DDRB (17h, 37h) и ножки порта B - PINB

    (16h, 36h). Адрес ножек порта B предназначен только для чтения, в то время

    как регистр данных и регистр направления данных - для чтения/записи.

    Все выводы порта имеют отдельно подключаемые подтягивающие резисторы.

    Выходы порта B могут поглощать ток до 20 mA и непосредственно управлять

    светодиодными индикаторами. Если выводы PB0..PB5 используются как входы и

    замыкаются на землю, если включены внутренние подтягивающие резисторы,

    выводы являются источниками тока (Iil). Дополнительные функции выводов

    порта B приведены в таблице 20.

    Таблица 21. Альтернативные функции выводов порта B

    |Вывод|Альтернативная функция |

    |PB0 |ICP (Вход захвата таймера/счетчика |

    | |1) |

    |PB1 |OC1 (Выход совпадения |

    | |таймера,счетчика 1) |

    |PB2 |SS (Выбор ведомого шины SPI) |

    |PB3 |MOSI (Выход ведущего/ вход ведомого|

    | |шины SPI) |

    |PB4 |MISO (Вход ведущего/ выход ведомого|

    | |шины SPI) |

    |PB5 |SCK (Тактовые импульсы шины SPI) |

    При использовании альтернативных функций выводов. регистры DDRB и PORTB

    должны быть установлены в соответствии с описанием альтернативных функций.

    РЕГИСТР ДАННЫХ ПОРТА B

    PORTB

    | |- |- |DDB5 | | | | |DDB0 |

    | |R\W |R\W |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |0 |0 |0 |0 |0 |0 |

    |значение | | | | | | | | |

    ВЫВОДЫ ПОРТА B

    PINB

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |16h(36h) | | | | | | | | |

    | |- |- |PINB5 | | | | |PINBO |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |Z |Z |Z |Z |Z |Z |

    |значение | | | | | | | | |

    PINB не является регистром, по этому адресу осуществляется доступ к

    физическим значениям каждого из выводов порта B. При чтении PORTB, читаются

    данные из регистра-защелки, при чтении PINB читаются логические значения

    присутствующие на выводах порта.

    ПОРТ B, КАК ПОРТ ВВОДА/ВЫВОДА ОБЩЕГО НАЗНАЧЕНИЯ

    Все 6 бит порта B при использовании для ввода/вывода одинаковы.

    Бит DDBn регистра DDRB выбирает направление передачи данных. Если бит

    установлен (1), вывод сконфигурирован как выход. Если бит сброшен (0) -

    вывод сконфигурирован как вход. Если PORTBn установлен и вывод

    сконфигурирован как вход, включается КМОП подтягивающий резистор. Для

    отключения резистора, PORTBn должен быть сброшен (0) или вывод должен быть

    сконфигурирован как выход.

    Таблица 22. Влияние DDBn на выводы порта B

    |DDBn|PORTB|Вх/Вых|Подт.ре|Комментарий |

    | |n | |зист | |

    |0 |0 |Вход |Нет | |

    |0 |1 |Вход |Да |PBn источник тока Iil, если извне |

    | | | | |соединен с землей |

    |1 |0 |Выход |Нет |Выход установлен в 0 |

    |1 |1 |Выход |Нет |Выход установлен в 1 |

    n = 5...0 - номер вывода

    АЛЬТЕРНАТИВНЫЕ ФУНКЦИИ PORTB

    SCK - PORTB, Bit 5 - Выход тактовой частоты ведущего и тактовый вход

    ведомого процессора канала SPI. Если работа SPI разрешена и шина

    сконфигурирована как ведомая, этот вывод устанавливается на ввод независимо

    от установки DDB5. Если процессор работает как ведущий, направление

    передачи данных по этому выводу определяется DDB5. Когда вывод

    устанавливается на ввод, подключение подтягивающего резистора состоянием

    бита PORTB5. Подробнее см. описание порта SPI.

    MISO - PORTB, Bit 4 - Вход данных ведущего, выход ведомого в канале SPI.

    Если разрешена работа SPI в качестве ведущего, вывод PB4 сконфигурирован

    как вход независимо от установки DDB4. Если SPI разрешен и работает как

    ведомый, направление передачи данных управляется состоянием DDB4. Когда

    вывод принудительно сконфигурирован как вход, подключение подтягивающего

    резистора по-прежнему управляется состоянием бита PORTB4. Подробнее см.

    описание порта SPI.

    MOSI - PORTB, Bit 3 - Выход данных ведущего, вход ведомого в канале SPI.

    Когда SPI работает как ведомый, этот вывод работает как вход независимо от

    установки бита DDB3. При работе SPI ведомым направление передачи этого

    вывода управляется битом DDB3. Когда вывод принудительно сконфигурирован

    как вход, подключение подтягивающего резистора по

    прежнему управляется состоянием бита PORTB3. Подробнее см. описание

    порта SPI.

    SS - PORTB, Bit 2. - Вход выбора ведомого. Если канал работает как ведомый,

    этот вывод работает как вход независимо то установки DDB2.

    SPI активируется как ведомый при переводе этого вывода в низкое состояние.

    При работе SPI как ведущего, направление передачи данных через этот вывод

    управляется битом DDB2. Когда вывод переводится в состояние ввода,

    подключение подтягивающего резистора управляется битом PORTB2. Подробнее

    см. описание порта SPI.

    OC1 - PORTB, Bit 1. Выход совпадения. Вывод PB1 может работать как внешний

    выход совпадения таймера/счетчика 1. Для обслуживания этой функции вывод

    должен быть сконфигурирован как выход (DDB1=1). Разрешение работы этой

    функции рассмотрено при описании таймера. Вывод OC1

    также работает как выход при работе таймера в режиме ШИМ.

    ICP - PORTB, Bit 0. Вход захвата. Вывод PB0 может работать как внешний вход

    захвата Таймера/счетчика 1. Для обслуживания этой функции вывод должен быть

    сконфигурирован как вход. Подробнее см. описание работы таймера.

    Порт C

    Порт C 6-разрядный двунаправленный порт ввода/вывода.

    Для обслуживания порта отведено три регистра: регистр данных PORTC (15h,

    35h), регистр направления данных - DDRC (14h, 34h) и ножки порта C - PINC

    (13h, 33h). Адрес ножек порта C предназначен только для чтения, в то время

    как регистр данных и регистр направления данных - для чтения/записи. Все

    выводы порта имеют отдельно подключаемые подтягивающие резисторы. Выходы

    порта C могут поглощать ток до 20 mA и непосредственно управлять

    светодиодными индикаторами. Если выводы PC0..PC5 используются как входы и

    замыкаются на землю, если включены внутренние подтягивающие резисторы,

    выводы являются источниками тока (Iil). Дополнительные функции порта C -

    аналоговые входы АЦП. Если некоторые из выводов порта сконфигурированы как

    выходы, во время преобразования не рекомендуется производить их

    переключение. В экономичном режиме триггеры Шмитта отключаются от цифровых

    входов. Это позволяет удерживать на входах аналоговое напряжение Vcc/2 без

    заметного увеличения потребления.

    РЕГИСТР ДАННЫХ ПОРТА C – PORTC

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |15h(35h) | | | | | | | | |

    | |- |- |PORTC5 | | | | |PORTC0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |0 |0 |0 |0 |0 |0 |

    |значение | | | | | | | | |

    РЕГИСТР НАПРАВЛЕНИЯ ДАННЫХ ПОРТА B

    DDRC

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |14h(34h) | | | | | | | | |

    | |- |- |DDC5 | | | | |DDC0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |0 |0 |0 |0 |0 |0 |

    |значение | | | | | | | | |

    ВЫВОДЫ ПОРТА B

    PINC

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |13h(33h) | | | | | | | | |

    | |- |- |PINC5 | | | | |PINC0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |Z |Z |Z |Z |Z |Z |

    |значение | | | | | | | | |

    PINC не является регистром, по этому адресу осуществляется доступ к

    физическим значениям каждого из выводов порта C. При чтении PORTC, читаются

    данные из регистра-защелки, при чтении PINC читаются логические значения

    присутствующие на выводах порта.

    ПОРТ C, КАК ПОРТ ВВОДА/ВЫВОДА ОБЩЕГО НАЗНАЧЕНИЯ

    Все 6 бит порта C при использовании для ввода/вывода одинаковы.

    Бит DDCn регистра DDRC выбирает направление передачи данных. Если бит

    установлен (1), вывод сконфигурирован как выход. Если бит сброшен (0) -

    вывод сконфигурирован как вход. Если PORTCn установлен и вывод

    сконфигурирован как вход, включается КМОП подтягивающий резистор. Для

    отключения резистора, PORTCn должен быть сброшен (0) или вывод должен быть

    сконфигурирован как выход.

    Таблица 23. Влияние DDCn на выводы порта C

    |DDC |PORTC |In\O|Подтягивающие |описание |

    | | |ut |резисторы | |

    |0 |0 |0 |Нет |Третье состояние |

    |0 |1 |1 |Да |PBn источник тока Iil, если извне |

    | | | | |соединен с землей |

    |1 |0 |0 |Нет |Выход установлен в 0 |

    |1 |1 |1 |Нет |Выход установлен в 1 |

    Порт D

    Порт D 8-разрядный двунаправленный порт ввода/вывода.

    Для обслуживания порта отведено три регистра: регистр данных PORTD (12h,

    32h), регистр направления данных - DDRD (11h, 31h) и ножки порта D - PIND

    (10h, 30h). Адрес ножек порта D предназначен только для чтения, в то время

    как регистр данных и регистр направления данных - для чтения/записи. Все

    выводы порта имеют отдельно подключаемые подтягивающие резисторы. Выходы

    порта D могут поглощать ток до 20 mA и непосредственно управлять

    светодиодными индикаторами. Если выводы PD0..PD7 используются как входы и

    замыкаются на землю, если включены внутренние подтягивающие резисторы,

    выводы являются источниками тока (Iil). Альтернативные функции порта

    приведены в таблице.

    Таблица 24. Альтернативные функции порта D

    |Вывод |Альтернативная функция |

    |порта | |

    |PD0 |RXD (вход данных UART) |

    |PD1 |TXD (выход данных UART) |

    |PD2 |INT0 (вход внешнего прерывания 0) |

    |PD3 |INT1 (вход внешнего прерывания 1) |

    |PD4 |T0 (внешний вход таймера счетчика 0) |

    |PD5 |T1 (внешний вход таймера счетчика 1) |

    |PD6 |AIN0 (неинвертирующ.вход компаратора)|

    |PD7 |AIN1 (инвертирующий вход компаратора)|

    РЕГИСТР ДАННЫХ ПОРТА D – PORTD

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |15h(35h) | | | | | | | | |

    | |- |- |PORTD5 | | | | |PORTD0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |0 |0 |0 |0 |0 |0 |

    |значение | | | | | | | | |

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |14h(34h) | | | | | | | | |

    | |- |- |DDD5 | | | | |DDD0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |0 |0 |0 |0 |0 |0 |

    |значение | | | | | | | | |

    | |7 |6 |5 |4 |3 |2 |1 |0 |

    |13h(33h) | | | | | | | | |

    | |- |- |PIND5 | | | | |PIND0 |

    | |R |R |R\W |R\W |R\W |R\W |R\W |R\W |

    |Начальное|0 |0 |Z |Z |Z |Z |Z |Z |

    |значение | | | | | | | | |

    PIND не является регистром, по этому адресу осуществляется доступ к

    физическим значениям каждого из выводов порта D. При чтении PORTD, читаются

    данные из регистра-защелки, при чтении PIND читаются логические значения

    присутствующие на выводах порта.

    ПОРТ D, КАК ПОРТ ВВОДА/ВЫВОДА ОБЩЕГО НАЗНАЧЕНИЯ

    Бит DDDn регистра DDRD выбирает направление передачи данных. Если бит

    установлен (1), вывод сконфигурирован как выход. Если бит сброшен (0) -

    вывод сконфигурирован как вход. Если PORTDn установлен и вывод

    сконфигурирован как вход, включается КМОП подтягивающий резистор. Для

    отключения резистора, PORTDn должен быть сброшен (0) или вывод должен быть

    сконфигурирован как выход.

    Таблица 25. Влияние DDDn на выводы порта D

    |DDDn |PORTDn|In\Ou|Подтягивающие |Описание |

    | | |t |резисторы | |

    |0 |0 |Вход |Нет |Третье состояние |

    |0 |1 |Вход |Да |PDn источник тока Iil, если извне |

    | | | | |соединен с землей |

    |1 |0 |Выход|Нет |Выход установлен в 0 |

    |1 |1 |Выход|Нет |Выход установлен в 1 |

    Альтернативные функции порта D

    AIN1 - Порт D, бит7 - инвертирующий вход аналогового компаратора. Если

    вывод сконфигурирован как вход (DDD7=0) и отключен внутренний подтягивающий

    резистор, этот вывод может работать как инвертирующий вход аналогового

    компаратора. В экономичном режиме триггер Шмитта отключен от цифрового

    входа. Это позволяет удерживать на входе напряжение близкое к Vcc/2 без

    заметного увеличения потребления.

    AIN0 - Порт D, бит6 - неинвертирующий вход аналогового компаратора. Если

    вывод сконфигурирован как вход (DDD6=0) и отключен внутренний подтягивающий

    резистор, этот вывод может работать как инвертирующий вход аналогового

    компаратора. В экономичном режиме триггер Шмитта отключен от цифрового

    входа. Это позволяет удерживать на входе напряжение близкое к Vcc/2 без

    заметного увеличения потребления.

    T1 - Порт D, бит 5 - тактовый вход таймера/счетчика 1. Подробнее см.

    описание таймера.

    T0 - Порт D, бит 4 - тактовый вход таймера/счетчика 0. Подробнее см.

    описание таймера.

    INT1 - Порт D, бит 3 - вход внешних прерываний 1. Подробнее см. описание

    прерываний.

    INT0 - Порт D, бит 2 - вход внешних прерываний 0. Подробнее см. описание

    прерываний.

    TXD - Порт D, бит 1 - выход передатчика UART. Если разрешена работа

    передатчика UART, независимо от состояния DDRD1 этот вывод сконфигурирован

    как выход.

    RXD - Порт D, бит 0 - выход приемника UART. Если разрешена работа приемника

    UART, независимо от состояния DDRD0 этот вывод сконфигурирован как выход.

    Страницы: 1, 2, 3, 4, 5, 6, 7, 8, 9


    Приглашения

    09.12.2013 - 16.12.2013

    Международный конкурс хореографического искусства в рамках Международного фестиваля искусств «РОЖДЕСТВЕНСКАЯ АНДОРРА»

    09.12.2013 - 16.12.2013

    Международный конкурс хорового искусства в АНДОРРЕ «РОЖДЕСТВЕНСКАЯ АНДОРРА»




    Copyright © 2012 г.
    При использовании материалов - ссылка на сайт обязательна.